你的位置:首頁(yè) > 測(cè)試測(cè)量 > 正文

內(nèi)存的頻率是怎么算出來(lái)的?

發(fā)布時(shí)間:2019-12-05 責(zé)任編輯:wenwei

【導(dǎo)讀】我們都知道內(nèi)存有頻率,現(xiàn)階段我們使用的DDR4內(nèi)存頻率一般都是2133MHz、2400MHz、2600MHz.....,只要仔細(xì)觀察我們不難發(fā)現(xiàn)他們的間隔方式并不是很規(guī)律,那這些頻率數(shù)字是基于什么原則來(lái)規(guī)定的呢?
 
內(nèi)存頻率
 
我們都知道內(nèi)存有頻率,現(xiàn)階段我們使用的DDR4內(nèi)存頻率一般都是2133MHz、2400MHz、2600MHz.....,只要仔細(xì)觀察我們不難發(fā)現(xiàn)他們的間隔方式并不是很規(guī)律,那這些頻率數(shù)字是基于什么原則來(lái)規(guī)定的呢?
 
晶振和BLCK
 
內(nèi)存頻率的這些數(shù)字是怎么來(lái)的呢?我們來(lái)一起抽絲剝繭,追溯到源頭的話,其實(shí)是因?yàn)槲挥谥靼迳系囊活w小小的晶振。
 
一般主板上都會(huì)有兩個(gè)以上的晶振,而在這幾個(gè)晶振中最重要的就是XTAL,它能夠提供基準(zhǔn)的24MHz頻率,它接入南橋PCH的嵌入式時(shí)鐘控制器ICC經(jīng)過(guò)其中的PLL和差分器,輸出100MHz的時(shí)鐘信號(hào)CLKOUT_CPUBCLK_PIN,這也就是BCLK基頻了。
 
Base Clock基頻的工作機(jī)制也比較簡(jiǎn)單,舉個(gè)例子,它就像溪水,從南橋流出然后匯入CPU,然后開(kāi)始逐漸分出支流,澆灌到內(nèi)核、核顯、內(nèi)存等組件。
 
也就是說(shuō)它是基準(zhǔn)頻率,其他各組件的Multiplier(倍頻)都是在此基礎(chǔ)上變化而來(lái),怎么樣是不是明白一些了?
 
http://m.hiighwire.com/art/artinfo/id/80037220
 
內(nèi)存基頻
 
內(nèi)存頻率來(lái)源于CPU外頻,所以內(nèi)存一般有100MHz模式和133MHz模式這兩種基頻。為了得到它們,就需要一個(gè)叫做:BCLK到內(nèi)存頻率轉(zhuǎn)化率Ratio(比例)的東西。
 
這個(gè)選項(xiàng)一般是由BIOS來(lái)自動(dòng)設(shè)置的,我們并不需要過(guò)多擔(dān)心,當(dāng)然如果你需要手動(dòng)輸入自己心滿意足的頻率則需要手動(dòng)來(lái)輸入這一項(xiàng)數(shù)值了。
 
計(jì)算公式
 
一般這個(gè)Ratio有100 : 100和100 : 133兩種選擇,也就是要不DRAM基頻和BCLK一致,要不然就是1:1.33,好了有了這兩個(gè)基頻,內(nèi)存的最終頻率和CPU一樣,也就是說(shuō):
 
內(nèi)存頻率 = 內(nèi)存基頻x倍頻
 
接下來(lái)我們來(lái)一道數(shù)學(xué)題將數(shù)值帶入公式試試,以2133MHz和2666MHz為例,由于133MHz是近似值,原值為133.3333333333....MHz,我們保留小數(shù)點(diǎn)后4位,重新計(jì)算一下后兩題,結(jié)果四舍五入到整數(shù)部分。
 
2133MHz=133.3333基頻x16倍頻=2133
 
2666MHz=133.3333基頻x20倍頻=2666
 
 
推薦閱讀:
 
減少放大器尺寸、降低熱負(fù)荷,這些汽車(chē)音頻注意事項(xiàng)你都get了嗎?
滑環(huán)組件匹配度100%,新型60 GHz無(wú)線解決方案滿足工業(yè)嚴(yán)苛要求
Xilinx 宣布Vitis AI 即日起開(kāi)放下載,人工智能推斷再提速
如何實(shí)現(xiàn)免維護(hù)的傳感器節(jié)點(diǎn)
測(cè)量永磁揚(yáng)聲器的阻抗曲線和諧振頻率
要采購(gòu)晶振么,點(diǎn)這里了解一下價(jià)格!
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書(shū)下載更多>>
熱門(mén)搜索
?

關(guān)閉

?

關(guān)閉